- 相關推薦
基于SOPC的LMS自適應濾波算法實現
全部作者: 陳豐 陳禾 趙良畢 王勁松 第1作者單位: 北京郵電大學電信工程學院 論文摘要: 針對利用數字信號處理器(DSP)實現的自適應濾波器處理速度較低、抗干擾性差和編寫底層HDL代碼用現場可編程門陣列FPGA實現開發(fā)效率低的缺點,本文利用基于FPGA的SOPC硬件平臺實現了最小均方誤差(LMS)算法濾除信號中工頻噪聲成分的2階自適應濾波器,利用QuartusII中的SOPC Builder在FPGA系統中嵌入了NoisII軟核CPU,用于控制信號數據的存儲、傳輸以及FPGA-開發(fā)板與PC計算機的通信,LMS算法的VHDL代碼由作為Matlab/Simulink工具箱的Altera DSP Builder中用可視化的方法直接生成 關鍵詞: SOPC 自適應濾波 LMS算法 嵌入式CPU FPGA (瀏覽全文) 發(fā)表日期: 2007年04月06日 同行評議:
(暫時沒有)
綜合評價: (暫時沒有) 修改稿:【基于SOPC的LMS自適應濾波算法實現】相關文章:
基于FPGA實現FIR濾波器的研究03-18
基于移動性的自適應算法的性能評估11-22
基于DCT變換域自適應水印算法的研究03-07