亚洲AV日韩AⅤ综合手机在线观看,激情婷婷久久综合色,欧美色五月婷婷久久,久久国产精品99久久人人澡

  • <abbr id="uk6uq"><abbr id="uk6uq"></abbr></abbr>
  • <tbody id="uk6uq"></tbody>
  • 基于FPGA的正弦信號源設(shè)計

    時間:2020-11-18 09:01:37 通信工程畢業(yè)論文 我要投稿

    基于FPGA的正弦信號源設(shè)計

    全部作者: 胡開勝 第1作者單位: 中國石油大學(xué)(北京)機電工程學(xué)院 論文摘要: 目前高精度信號源在諸多領(lǐng)域有著廣泛應(yīng)用。但傳統(tǒng)信號源的`實現(xiàn)過多依賴硬件,而且外圍電路過于復(fù)雜,調(diào)試過程比較麻煩,不容易修改和升級;谏鲜鰩讉方面的考慮,本文嘗試用VHDL以軟代硬的方法來設(shè)計1個正弦信號源,讓其幅度和頻率可控。 本文利用VHDL設(shè)計實現(xiàn)了頻率和幅度可控的正弦信號產(chǎn)生器,其中介紹了實現(xiàn)的基本原理,說明了其內(nèi)部結(jié)構(gòu)和軟件流程,簡要指出了器件的選擇依據(jù),最后給出了仿真波形。同時闡述了設(shè)計的思路和實現(xiàn)方法。經(jīng)過設(shè)計和測試,輸出波形達(dá)到了技術(shù)要求,且整個系統(tǒng)結(jié)構(gòu)緊湊、電路簡單、控制靈活、穩(wěn)定可靠、可擴展性強,與傳統(tǒng)的設(shè)計方法相比簡便易修改。 關(guān)鍵詞: FPGA;VHDL;正弦信號源;設(shè)計 (瀏覽全文) 發(fā)表日期: 2008年03月14日 同行評議:

    (暫時沒有)

    綜合評價: (暫時沒有) 修改稿:

    【基于FPGA的正弦信號源設(shè)計】相關(guān)文章:

    1.基于EDA技術(shù)的FPGA設(shè)計

    2.高精度正弦全自動激勵信號源的設(shè)計與實現(xiàn)

    3.基于fpga 的f.i.r 濾波器設(shè)計探討

    4.基于FPGA的HDLC通信模塊的實現(xiàn)

    5.FPGA的原理和設(shè)計

    6.基于FPGA的DCT域圖像水印算法設(shè)計及其優(yōu)化技術(shù)研究

    7.信號源設(shè)計開題報告范文

    8.基于FPGA的集成運放參數(shù)測試儀

    9.vhdl在FPGA設(shè)計中的應(yīng)用