- EDA的設(shè)計(jì)技巧分析 推薦度:
- 相關(guān)推薦
EDA設(shè)計(jì)技巧
1、密碼鎖輸入電路KEYB 0ARD.VHD中對(duì)各種分頻信號(hào)/信號(hào)序列的設(shè)計(jì)有獨(dú)到之處。該設(shè)計(jì)中,利用一個(gè)自由計(jì)數(shù)器來(lái)產(chǎn)生各種需要的頻率,也就是先建立一個(gè)N位計(jì)數(shù)器,N的大小根據(jù)電路的需求來(lái)決定。N的值越大,電路可以除頻的次數(shù)就越多,這樣就可以獲得更大的頻率變化,以便提供多種不同頻率的時(shí)鐘信號(hào)。若輸入時(shí)鐘為CLK,N位計(jì)數(shù)器的輸出為Q[N-1,0],則Q(0)為CLK的2分頻脈沖信號(hào),Q(1)為CLK的4分頻脈沖信號(hào),Q(2)為CLK的6分頻脈沖信號(hào),……Q(N-1)為CLK的2N分頻脈沖信號(hào);Q(5 DOWNT04)取得的是一個(gè)脈沖波形序列,其值是依00、01、10、11、00、01周期性變化的,其變化頻率為CLK的25分頻,也就是32分頻。我們利用以上規(guī)律即可得到各種我們所需要頻率的信號(hào)或信號(hào)序列。
2、鍵盤(pán)輸入去抖電路的設(shè)計(jì)程序DEBOUNCING.VHD在實(shí)際系統(tǒng)的開(kāi)發(fā)中有較好的參考價(jià)值。
3、密碼鎖控制電路CTRL,VHD中對(duì)于數(shù)據(jù)的更新及移位方法比較好。程序中使用語(yǔ)句“ACC <=ACC(11 DOWNT0 0)&DATA_N”非常簡(jiǎn)潔地同時(shí)實(shí)現(xiàn)了ACC中的低4位用DATA_N進(jìn)行更新,而高12位用ACC中的原來(lái)的低12位左移而來(lái)的處理。
4、在密碼鎖輸入電路等模塊的程序的設(shè)計(jì)和仿真中,為了便于觀察一些中間結(jié)果,在程序中增加了一些觀測(cè)輸出點(diǎn)。這一設(shè)計(jì)技巧,對(duì)于較大的程序或多進(jìn)程程序的設(shè)計(jì)非常重要。同時(shí)在仿真時(shí),為了便于觀測(cè)全局結(jié)果,降低了分頻常數(shù)。同理,在進(jìn)行程序仿真時(shí),對(duì)于程序中數(shù)目較大的分頻/計(jì)數(shù)/計(jì)時(shí)常數(shù)的修改是非常必要的。
【EDA設(shè)計(jì)技巧】相關(guān)文章:
EDA的設(shè)計(jì)技巧分析03-22
EDA設(shè)計(jì)方法03-19
EDA的定義03-18
2016年EDA技術(shù)的電子設(shè)計(jì)要點(diǎn)03-26
利用先進(jìn)EDA工具應(yīng)對(duì)低功耗設(shè)計(jì)挑戰(zhàn)01-11
EDA技術(shù)與應(yīng)用03-31
EDA技術(shù)概念12-18
EDA技術(shù)的發(fā)展03-08